Шпаргалка по "Схемотехнике управляющих систем"

Автор работы: Пользователь скрыл имя, 21 Января 2014 в 16:02, шпаргалка

Описание работы

Работа содержит ответы на вопросы для экзамена (зачета) по "Схемотехнике управляющих систем"

Файлы: 14 файлов

1,2,3,4,33.doc

— 216.00 Кб (Просмотреть файл, Скачать файл)

32,38,39,40,45,46.doc

— 106.00 Кб (Просмотреть файл, Скачать файл)

36-37,29-31.doc

— 4.97 Мб (Просмотреть файл, Скачать файл)

41,42,43,44.doc

— 374.50 Кб (Просмотреть файл, Скачать файл)

9,10,11,12,34.doc

— 96.50 Кб (Просмотреть файл, Скачать файл)

ВОПРОСЫ ПО КУРСУ.doc

— 34.50 Кб (Скачать файл)

ВОПРОСЫ ПО КУРСУ  «СХЕМОТЕХНИКА УПРАВЛЯЮЩИХ СИСТЕМ»

  1. Основные  понятия алгебры логики (булева переменная, булево выражение, 
    элементарные булевы функции, терм, ранг терма, элементарная конъюнкция', 
    элементарная дизъюнкция.).
  2. Основные законы алгебры логики.
  3. Формы представления логических функций и их использование для синтеза 
    логических схем.
  4. Функциональная полнота системы логических функций.
  5. Метод карт Карно, используемый для минимизации логических функций.
  6. Минимальные конъюнктивные нормальные формы логической функции.
  7. Минимальные дизъюнктивные нормальные формы логической функции.

8. Минимизация логических функций в условиях неопределенности с помощью карт 
Карно

  1. Синтез комбинационных схем с одним или несколькими выходами.
  2. Приведение логических функций к заданному базису (ИЛИ-НЕ, И-НЕ).
  3. Двоичные коды десятичных цифр.
  4. Дешифратор. Определение. Классификация. Описание закона функционирования. 
    Схема реализации. УГО.
  5. Каскадирование дешифраторов на базе готовых микросхем
  6. Шифратор. Определение. Описание закона функционирования. Схема реализации 
    УГО.
  7. Приоритетные шифраторы. Описание закона функционирования. УГО.
  8. Каскадирование приоритетных шифраторов.
  9. Мультиплексор. Определение. Структурная схема включения мультиплексора в 
    линию связи. Таблица истинности. Схема реализации.

18. Мультиплексирование при большом числе переменных.

  1. Демультиплексор. Определение. Структурная схема включения демультиплексора 
    в линию связи. Таблица истинности. Схема реализации.
  2. Цифровой компаратор. Определение. Решение задачи определения равенства двух 
    многоразрядных чисел. Построение многоразрядных цифровых компараторов. 
    УГО.
  3. Схемы контроля четности. Назначение. Контрольный разряд.
  4. Триггер. Общая структурная схема. УГО. Классификация. Параметры триггера.

23. Асинхронный RS-триггер. Таблица состояний. Синтез RS-триггера на элементах 
И-НЕ. Диаграмма работы.

  1. Синхронный RS-триггер.  Таблица состояний. Характеристическое уравнение. 
    Временные диаграммы.
  2. Синхронный    D-триггер.    Закон    функционирования.    Таблица    состояний. 
    Характеристическое уравнение. Временные диаграммы.
  3. Т-триггер. Закон функционирования. Таблица состояний. Характеристическое 
    уравнение. Особенности реализации.
  4. JK-триггер. Закон функционирования. Таблицы состояний. Характеристическое 
    уравнение. Реализация на JK-триггере D- и Т-триггеров.
  5. Счетчики. Определение. Классификация. Основные параметры.
  6. Асинхронные счетчики. Способ построения. Временные диаграммы. Достоинства 
    и недостатки.
  7. Синхронные  счетчики.   Особенности  построения.  Счетчики  со  сквозным   и 
    параллельным переносами. Достоинства и недостатки.
  8. Многоразрядные счетчики с цепями группового переноса.
  9. Вычитающие счетчики. Особенности функционирования. Временные диаграммы
  10.  

33    Реверсивные  счетчики. Особенности функционирования. Схема реализации. 34   Недвоичные  счетчики (счетчики с обратными связями). 35    Счетчики с программируемым модулем счета.

36.    Регистры. Назначение и классификация.  Характеристики регистров. 37    Параллельные регистры. Назначение. Выполняемые операции. Схемы реализации и RS- и D-триггерах. УГО.

  1. Последовательные регистры. Особенности построения. Схемы реализации на RS-, 
    D-и JK- триггерах. УГО.
  2. Реверсивные регистры сдвига.
  3. Построение счетчиков на основе регистров. Кольцевые счетчики.

 

  1. Модель цифровых устройств в виде конечного автомата. Определение конечного 
    автомата. Классификация конечных автоматов.
  2. Понятие абстрактного автомата. Особенности его функционирования.
  3. Автоматы Мили и Мура.

44. Способы задания автоматов Мили.

45. Способы задания автоматов Мура.

  1. Реакция автоматов Мили и Мура на входное слово.
  2. Понятие структурного автомата.
  3. Теорема о структурной полноте.
  4. Канонический метод структурного синтеза автоматов.
  5. Шинные формирователи. Назначение. Элементы с тремя выходными состояниями. 
    Структурная схема шинных формирователей. УГО.

 

  1. Запоминающие устройства (ЗУ) цифровой техники. Классификация ЗУ. Основные 
    характеристики ЗУ.
  2. Микросхема статического ОЗУ. Структурная схема. УГО. Таблица режимов 
    работы ОЗУ.
  3. Проектирование блока ОЗУ на микросхемах статических ОЗУ.
  4. Микросхемы динамических ОЗУ. Элемент памяти. Режимы работы микросхем 
    динамических ОЗУ. УГО.
  5. Микросхемы постоянных ЗУ. Классификация микросхем ПЗУ. Структурная схема. 
    УГО. Таблица режимов работы ПЗУ.
  6. Микросхемы    программируемых    ПЗУ    заводом    изготовителем.    Структура 
    микросхемы.

57     Микросхемы однократно программируемые ПЗУ пользователем. Элемент памяти.

Структура микросхемы. УГО. 58.    Микросхемы   репрограммируемых   ПЗУ.   58Классификация.   Элемент   памяти.

Структура микросхемы. УГО. Режимы работы.


Информация о работе Шпаргалка по "Схемотехнике управляющих систем"