Шпаргалка по "Информатике"

Автор работы: Пользователь скрыл имя, 15 Декабря 2013 в 16:04, шпаргалка

Описание работы

Работа содержит ответы на вопросы по дисциплине "Информатика".

Файлы: 1 файл

архитектура эвм.doc

— 671.50 Кб (Скачать файл)



 

Q*=f(S,R,Q)

Режим хранения информации

Режим хранения информации

Режим записи 0

Режим записи 0

Режим записи 1

Режим записи 1

Запрещённое состоянияе

Запрещённое состоянияе.

1) Режим хранения информации

S=R=0 или (S)=(R)=1

2)Режим записи  «0»: (S)=1 (R)=0

3)Режим записи  «0»: (S)=0 (R)=1

УГО:

 

Синхронные RS-Триггеры и Синтез.  

   Синхронные триггеры  имеют исполняющий исполнит вид, на который падает синхросигнал С.

С=0 - тр-ер независимо от значений инфо сигналов сохраняет  своё состояние.

С=1 – тр-ер переключается  в соответствии со значениями информационных сигналов.

   Синтез RS-триггеров:

-абстрактный  (запомин кол-во ячеек)

-структурный  (использ таблиц переходов).

Таблица Переходов и Карта Карно синхронных RS триггеров выглядит так:

Q*=f(С,S,R,Q).

С

S

R

Q

RS

Q*

0

0

0

0

0

0

0

0

0

0

0

0

1

1

1

1

0

0

1

1

0

0

1

1

0

1

0

1

0

1

0

1

0

1

0

1

0

1

0

1

1

1

1

1

1

1

1

1

0

0

0

0

1

1

1

1

0

0

1

1

0

0

1

1

0

1

0

1

0

1

0

1

0

1

0

0

1

1

-

-

         

RQ\CS

00

01

11

10

00

 

1

 

01

1

1

1

1

11

1

1

-

 

10

   

-

 



 

Из к.Карно: Q*=(C)Q||CS||(R)Q.   При С=0:  Q*=Q||(R)Q=Q.

 При С=1:  Q*=S||(R)Q.


         СУ                         ЗЯ

 

УГО:                                             

 

10. Синхронные D-Триггеры со статическим управлением записью. Синтез.

Синхронные триггеры  имеют исполняющий исполнит вид, на который падает синхросигнал С.

С=0 - тр-ер независимо от значений инфо сигналов сохраняет  своё состояние.

С=1 – тр-ер переключается  в соответствии со значениями информационных сигналов.

   Синтез триггеров:

-абстрактный  (запомин кол-во ячеек)

-структурный  (использ таблиц переходов).

При С=0 триггер  находится в режиме хранения информации, при С=1 переключается как асинхронный  триггер соответствующего типа.

 


C

D

Qn

Qn+1

S*

R*

0

0

0

0

0

0

0

1

1

0

0

1

0

0

0

0

1

1

1

0

1

0

0

0

0

1

0

1

0

0

1

1

1

0

1

1

0

1

1

1

1

0


 

 

Еще можно использовать схему асинхронного RS-триггера  с прямыми входами в базисе ИЛИ-НЕ:

KQ\CJ

00

01

11

10

00

A

A

 

A

01

       

11

   

1

1

10

A

A

 

A




 

11. Асинхронные и синхронные JK-Триггеры. Синтез.

 Синхронные JK-Триггеры и Синтез.  

   Синхронные триггеры  имеют исполняющий исполнит вид, на который падает синхросигнал С.

С=0 - тр-ер независимо от значений инфо сигналов сохраняет своё состояние.

С=1 – тр-ер переключается  в соответствии со значениями информационных сигналов.

   Синтез JK-триггеров:

-абстрактный  (запомин кол-во ячеек)

-структурный  (использ таблиц переходов).

Таблица Переходов и Карта Карно синхронных JK триггеров выглядит так: Q*=f(С,J,K,Q)

С

J

K

Q

JK

S’

R’

Q*

   

0

0

0

0

0

0

0

0

0

0

0

0

1

1

1

1

0

0

1

1

0

0

1

1

0

1

0

1

0

1

0

1

0

1

0

1

0

1

0

1

0

A

0

A

0

A

0

A

A

0

A

0

A

0

A

0

1

1

1

1

1

1

1

1

0

0

0

0

1

1

1

1

0

0

1

1

0

0

1

1

0

1

0

1

0

1

0

1

0

1

0

0

1

1

1

0

0

A

0

0

1

A

1

0

A

0

A

1

0

0

0

1


 

J=K=1 работает как счётный. S’, R’-фу-ии возбуждения. - 0 или 1

S’=CJ(Q) (Таблица 2)

R’=CKQ  (таблица 3)

KQ\CJ

00

01

11

10

00

   

1

 

01

A

A

A

A

11

A

A

   

10

   

1

 



 

 

  

 

 

 

 

12. Синхронный RS Триггер с 2-х ступенчатым запоминанием информации.

   Триггер – устройство с двумя устойчивыми состояниями выхода, содержащее запоминающую ячейку (ЗЯ) и схему управления (СУ), преобразующую поступающую информацию в комбинацию сигналов, действующих непосредственно на входы ЗЯ.

   По способу синхронизации различают триггеры:

-синхронные  со статическим управлением записью; 

-синхронные  двухступенчатые; 

-синхронные  с динамическим управлением записью.

   Применяются  несколько схем:

-с инверсным  синхросигналом

-с запрещающими  связями

-с разнополярным  управлением.

   Триггер  имеет две ступени запоминания информации: главная и вспомогательлная:

  При С=1 разрешается  запись информации с инфо входов  триггера с 1й ступени и запрещает  копирование с 1й ступени на 2ю.   При C=0 наоборот.

  2я ступень  м.б. выполнена RS, либо D-триггером (D-тр д.б. со статич управлением записью).

  В JK-триггере 1я ступень имеет входы, на которые подаются сигналы ОС (с выхода 2й ступени),и в качестве 2й ступени используется RS-триггер, имеющий два входа R и два входа S.

Двухступенчатые триггеры строятся несколькими способами: с инвертором, с разнополярным  управлением ступенями, с запрещающими связями. В данном случае обе ступени  – синхронные RS-триггеры.

MS-триггера (триггер типа Flip-Flop)

M – Master, S- Slave.

При С=0 перепись информации из первой ступени во вторую и перевод первой ступени в  режим хранения. При С=1 разрешена  запись в первую ступень и запрещена  перепись из первой ступени во вторую.

 

13. Синхронные JK Триггеры с 2-х ступенчатым запоминанием информации.

Триггер – устройство с двумя устойчивыми состояниями выхода, содержащее запоминающую ячейку (ЗЯ) и схему управления (СУ), преобразующую поступающую информацию в комбинацию сигналов, действующих непосредственно на входы ЗЯ.

   По способу синхронизации различают триггеры:

-синхронные  со статическим управлением записью; 

-синхронные  двухступенчатые; 

-синхронные  с динамическим управлением записью.

   Применяются  несколько схем:

-с инверсным  синхросигналом

-с запрещающими связями

-с разнополярным  управлением.

   Триггер  имеет две ступени запоминания информации: главная и вспомогательлная:

  При С=1 разрешается  запись информации с инфо входов  триггера с 1й ступени и запрещает  копирование с 1й ступени на 2ю.   При C=0 наоборот.

  2я ступень  м.б. выполнена RS, либо D-триггером (D-тр д.б. со статич управлением записью).

  В JK-триггере 1я ступень имеет входы, на которые подаются сигналы ОС (с выхода 2й ступени),и в качестве 2й ступени используется RS-триггер, имеющий два входа R и два входа S.

 

 

 

14. Синхронный D-триггер с динамическим управлением записью.

Строятся как  по одноступенчатым, так и по двухступенчатым  схемам.

Принцип работы – переключаются перепадом сигнала  С.

Чувствительность  к изменению состояния сохраняется в течении .

Время предустановки  – время, в течение которого перед  переключением, триггер должен быть предустановлен.

Может выполнять  функции D триггера и T триггера.

- работа в сч. режиме.

Триггер на 3-х RS-триггерах. 5,6 – осн. триггер (ЗЯ).

D-триггер - ТМ2: К155ТМ2, К555ТМ2, КР1533ТМ2. В корпусе МС расположено 2 триггера (14 выводов).

 

 

14(2). Синхронный  D-триггер с динамическим управлением записью.

Из D-триггера получаем JK.

J=0, K=1 – режим хранения

J=0, K=0 – режим записи 0

J=1, K=1 – режим записи 1

J=1, K=0 – счетный  режим

Если объединить входы J и K, то получится D-триггер

18. Регистры. Классификация.

   Регистр – функциональный узел ЭВМ накапливающего типа, представляющий собой регулярную структуру состоящую из элементов памяти и комбинационных схем и предназначенный для:

-выполнения  ввода, хранения, считывания ифно;

-преобразования  параллельного кода в последовательный  и наоборот;

-для выполнения  поразрядных операций. (лог +, *)

   Регистр  может выдавать осведомительный  сигналы о состоянии регистра. Аббревиатура: RG.

Параметры: разрядность, каждый разряд хранения, обрабатывает один раз слова.

  Каждый разряд  содержит один или несколько  эл-ов памяти (триггеров) или комбинационную  схему.

  Элементы  памяти служат для хранения  числа, а комбинационные схемы  для выполнения операций сдвига, т.е. они осуществляют передачу  информации из разряда в разряд. В частном случае комб схема отсутствует.

Информация о работе Шпаргалка по "Информатике"