Разработка вычислительного устройства для умножения двоичных чисел с фиксированной запятой, представленных в прямом коде старшими разря

Автор работы: Пользователь скрыл имя, 30 Сентября 2014 в 16:18, курсовая работа

Описание работы

Электронные вычислительные машины (ЭВМ) являются универсальными техническими средствами автоматизации вычислительных работ, т.е. они способны решать любые задачи, связанные с преобразованием информации. Однако подготовка задач к решению на ЭВМ была и остается до настоящего времени достаточно трудоемким процессом, требующим от пользователей во многих случаях специальных знаний и навыков. Арифметико-логическое устройство (АЛУ) выполняет арифметические и логические операции над числовыми данными. Основной частью АЛУ является операционный автомат, в состав которого входят сумматоры, счетчики, регистры, логические преобразователи и др. АЛУ каждый раз перенастраивается на выполнение очередной операции. Результаты выполнения отдельных операций сохраняются для последующего использования на одном из регистров АЛУ или записываются в память.

Содержание работы

Введение 2
1. Арифметико-логические устройства ЭВМ 3
1. Назначение, состав и структура 3
2. Классификация АЛУ 3
3. Средства представления АЛУ 3
2. Словесное описание алгоритма умножения 3
3. Блок схема алгоритма выполнения операции 3
4. Определение набора управляющих сигналов 3
5. Структурная схема устройства 3
6. Временная диаграмма управляющих сигналов 3
7. Схемное решение устройства управления 3
8. Микропрограмма выполнения команды умножения 3
Заключение 3
Список использованных источников 3
Приложение 1. Структурная схема АЛУ 3
Приложение 2. Блок схема алгоритма выполнения операции умножения. 3
Приложение 3. Временная диаграмма управляющих сигналов. 3
Приложение 4. Функциональная схема устройства управления. 3

Файлы: 1 файл

ПЗ.docx

— 188.30 Кб (Скачать файл)