Разработка многоканальной системы сбора и отображения информации гибридной силовой установки с использованием среды графического прогр

Автор работы: Пользователь скрыл имя, 15 Января 2015 в 23:36, курсовая работа

Описание работы

ПЛИС представляет собой микросхему, функциональность которой
определяется при программировании (применительно к ПЛИС обычно
используют термин «конфигурирование»). Пакет LabVIEW FPGA Module
предназначен для работы с постоянно расширяющимся семейством
реконфигурируемых устройств ввода-вывода (reconfigurable input/output,
RIO) компании National Instruments: плат сбора данных R-серии (R-series
DAQ), систем Compact Vision, CompactRIO, и PXI. Полный список
оборудования можно найти на сайте ni.com. Платы R-серии применяются
в сложных системах сбора данных, работающих в режиме реального
времени. Встроенное в систему Compact Vision ядро ПЛИС обеспечивает
поддержку триггеринга и синхронизации. ПЛИС в составе модульной
системы CompactRIO выполняет функции тактирования ввода-вывода,
цифровой обработки сигналов и дискретного управления. Блок
тактирования и синхронизации в системах NI PXI (контроллер второго
слота), отвечает за тактирование, триггеринг и синхронизацию нескольких
систем PXI.

Файлы: 1 файл

Программирования в LabView.docx

— 628.02 Кб (Скачать файл)
      • Device Settings — вкладка включает следующие элементы:
        • Load VI from Flash Memory (загружать виртуальный прибор из флеш-памяти) — определяет, при каких условиях бинарный файл из флеш-памяти будет загружен на ПЛИС.
        • Do Not Autoload on Reset (не загружать после сброса) — бинарный файл из флеш-памяти не будет загружаться на ПЛИС.
        • Autoload on Power-On Reset (автоматически загружать после отключения питания) — бинарный файл из флеш-памяти будет загружаться на ПЛИС после включении питания системы.
        • Autoload on Any Device Reset (автоматически загружать после сброса) — бинарный файл из флеш-памяти будет загружаться на ПЛИС при любой перезагрузке системы, даже если отключения питания не было.
      • Analog Input Mode (тип аналогового подключения) — определяет тип подключения внешних устройств к входным терминалам. Эта опция доступна только для устройств, поддерживающих аналоговый ввод.
        • Differential (дифференциальный тип) — тип подключения, при котором входные соединения не привязываются к общей линии, например к заземлению.
        • Referenced Single-Ended (несимметричное подключение с заземлением) — тип подключения, при котором напряжения на каналах измеряется относительно общей заземленной линии.
        • Nonreferenced Single-Ended (несимметричное подключение без заземления) — тип подключения, при котором напряжения на каналах измеряется относительно общей незаземленной линии.
      • Apply Settings (применить) — при нажатии на эту кнопку изменения вступают в силу.

Автоматическая загрузка бинарного файла на ПЛИС не подразумевает автоматического запуска. Убедитесь, что в свойствах FPGA VI включена опция Run when loaded to FPGA (автоматически запускать при загрузке).

Выполните следующие действия, чтобы включить автоматический запуск FPGA VI:

      1. Кликните правой кнопкой мыши по элементу FPGA Target в иерархии проекта и выберите Properties. Откроется диалоговое окно FPGA Target Properties.
    1. Включите опцию Run when loaded to FPGA.
      1. Нажмите OK. Теперь все виртуальные приборы, скомпилированные для данного устройства ПЛИС, будут автоматически запускаться после загрузки 

 

Список используемой литературы

1.  Трэвис Дж., Кринг Дж. LabVIEW для всех, перевод Клушина Н.А., под   редакцией Шаркова В.В., Гурьева В.А. – М.: ДМК Пресс, 2008 – 520с.

2.  Суранов А.Я. LabVIEW 7: справочник по функциям. – М.: ДМК Пресс,  2005– 514с.

3. LabVIEW и CompactRIO: основы разработки приложений/National Instruments – М., 2009, 305с.

4.  Харитонов В. И., Курс  лекции по дисциплине «Электроника».

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Приложение 1

      1. Виртуальный прибор FPGA VI выполняется в операционной системе процессора ПЛИС.
      1. Верно
      1. Неверно
      1. Для конфигурирования ПЛИС необходимо знание языка программирования VHDL
      1. Верно
      2. Неверно
    1. На ПЛИС могут быть реализованы истинно параллельные операции.
      1. Верно
      2. Неверно
    1. В каком виде возвращает значения узел аналогового ввода ПЛИС?
      1. Значение напряжения в вольтах, тип I32
      2. Двоичное представление значения напряжения, тип I32
      1. В общем случае терминалы ошибок рекомендованы к использованию, однако при нехватке ресурсов или скорости они могут быть отключены после тщательного тестирования приложения.
      1. Верно
      2. Неверно
      1. В режиме интерактивной лицевой панели код блок-диаграммы выполняется на ПЛИС, а лицевая панель — на компьютере с ОС Windows.
      1. Верно
      2. Неверно
      1. Программный доступ к лицевой панели ПЛИС позволяет организовать обмен данными между ПЛИС и контроллером реального времени.
      1. Верно
      2. Неверно
      1. Чтобы продолжить работу в LabVIEW, необходимо дождаться окончания компиляции FPGA VI
      1. Верно
      2. Неверно 

 

 

 


Информация о работе Разработка многоканальной системы сбора и отображения информации гибридной силовой установки с использованием среды графического прогр